## **ESERCIZIO 5**

Data la seguente tabella degli stati di una macchina non completamente specificata con un ingresso di due bit, X, e una uscita Z da un bit. Si consideri lo stato D come lo stato di RESET (RST).

|              | X=00 | X=01 | X=11 | X=10 |
|--------------|------|------|------|------|
| A            | E/0  | F/1  | A/0  | В/-  |
| В            | A/-  | C/-  | -/-  | F/1  |
| $\mathbf{C}$ | E/-  | F/1  | A/-  | -/-  |
| D(RST)       | E/1  | C/0  | D/-  | ·B/1 |
| $\mathbf{E}$ | В/-  | F/-  | -/-  | F/-  |
| $\mathbf{F}$ | -/0  | C/-  | C/1  | ,F/- |

- (a) Si esegua l'analisi di compatibiltà;
- (b) Si riscriva la tabella degli stati ridotta usando le classi di massima compatibilità;
- (c) Si scriva la tabella delle transizioni usando una codifica degli stati a numero minimo di FF
- (d) Si scriva la tabella delle eccitazioni della macchina minima usando per il bit meno significativo (il bit più a destra) un FF di tipo JK, mentre per tutti gli altri dei FF di tipo T.
- (e) Si sintetizzino le funzioni di eccitazione dei FF e la funzione di uscita Z usando il metodo delle mappe di Karnaugh, mostrando il circuito completo per la FSM (inclusi i segnali di clock e di reset).

È necessario mostrare chiaramente i passaggi fatti in ogni punto dell'esercizio.



